台灣IC設計躍龍門

整合原型驗證軟硬體平台 加速SoC與軟體開發

作者: Juergen Jaeger
2007 年 10 月 18 日
SoC的設計日益複雜,藉由多顆FPGA進行驗證的方法也愈來愈普及。然而,將SoC設計移植到FPGA,常遭遇FPGA閘控時脈轉換與IP處理等問題,須仰賴適當的軟體工具來加以克服,進而提升驗證效率。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足低成本/低抖動需求 晶體緩衝器降低設計風險

2011 年 03 月 28 日

晶片級變壓器隔離技術護體 數位電源運作更可靠

2015 年 01 月 08 日

借力BiCMOS製程 超音波接收器實現低雜訊/功耗

2015 年 12 月 03 日

無線電架構攸關訊號干擾/共存 射頻採樣/零中頻設計細思量

2022 年 05 月 05 日

PD 3.1克服相容性挑戰 USB快充240W達陣

2022 年 05 月 19 日

開拓疾病治療新途徑 生物電子藥物前景可期(1)

2023 年 12 月 04 日
前一篇
德州儀器C6452/C6455應用於電信/醫療
下一篇
英飛凌/Jungo電信級家用閘道器平台出爐